查看: 6430|回复: 25
收起左侧

[讨论] 官方解密:三星公布第二代3D V-NAND闪存技术细节(转)

[复制链接]
皮可西
发表于 2015-4-2 08:13:31 | 显示全部楼层 |阅读模式
本帖最后由 皮可西 于 2015-4-2 08:14 编辑

三星在去年推出了第二代3D V-NAND技术,并应用到850 Pro/EVO两款SSD上,我们也在SSD横评文章上对3D V-NAND作过一些介绍,不过当时手头上的资料并不多,写得较为简单,日前在ISSCC 2015研讨会上,三星公布了第二代3D V-NAND的部分细节,针对优化了的部分进行了一些解释。

PC Watch对此进行了较为详细的介绍,从上图可以看到,第一代与第二代3D V-NAND在存储密度上有很大的差异,第一代采用MLC设计,堆叠层数为24层,128Gbit容量所需面积为133mm2,而第二代采用TLC设计,堆叠层数上升至32层,存储密度大幅提升,128Gb所占面积为68.9mm2,第一代的存储密度为0.93Gb/mm2,第二代的就上升到1.86Gb/mm2,上升幅度达到了2.25倍,幅度相对惊人。

两代3D V-NAND存储密度对比

传统的2D闪存在达到一定密度之后每个电源存储的电荷量会下降,另外相邻的存储单元也会产生电荷干扰,为了避免这些负面影响,传统TLC的编程会拆分为三个阶段,就是为了在编程时更为精确的控制电荷量。

但是3D V-NAND就没有传统2D闪存的问题,无需进行多阶段控制,三星通过HSP技术将多阶段编程过程整合为一个,闪存编程时间大为减少。

编程时间缩短为原来的二分之一,写入功耗可以降低40%

存储核心的立体构造(中),Word line的阻值检测(左)

闪存在结构上有所改变,造成了Word line在近段、远端的阻值会有些差异,这样的差异会造成读取放大器与控制解码间的迟滞,为了解决这样的问题,进行了阻值检测,以及针对不同的Word Line参数给予不同的电压,这样一来就能够有效减低setup-time。

数据总线的架构图,可实现1Gbps的高速数据传速

在读写方面,在4G数据预读的同时,还会进行2路交错的动作加速数据的传送。还有在在数据位宽由原来的32Bit扩大到现在64Bit,然后根据传输速度的高低,芯片内部的电压调节器进行电流调整以及电压电压变动抑制,减少了信号的抖动,1Gbps下的 抖动从420ps降低到280ps,这样就实现了1Gbps的高速数据传速。


以上内容大家看看就好,这些东西只能证明一件事情:丧门星的850pro还真是TLC模拟成MLC做的,简直丧心病狂
YSJ
发表于 2015-4-2 10:30:09 | 显示全部楼层
看不懂呀,天书,我只要体验好就行
大号跳蚤
发表于 2015-4-2 12:03:44 来自手机 | 显示全部楼层
本帖最后由 大号跳蚤 于 2015-4-2 13:02 编辑
赶紧去买几块MLC压压惊 。。。


棒子只是有技术没诚意而已。并不是一定要排斥TLC模拟MLC,这是趋势,在三星试水之后,闪迪和东芝高调发布3D NADA闪存,英特尔、镁光紧随其后。以后3D NADA的产品会大行其道。好处是可以直接从MLC过渡到"MLC",避免了出现850Evo这样的神坑产品遍地开花情形。这项技术出现的初衷就是为了进一步降低成本,以更低的价格提供更大容量的SSD产品,还能保证速度、耐久度与现在的MLC看齐,其实也不是坏事情。初期研发投入成本较大,但技术一旦成熟,它就可以率先以极低的价格发布性能、耐久度相同,容量更大的产品了。如果其它厂商现在没有跟进,到时可能就会被踢出局,结局很惨,类似于柯达、诺基亚一样。好在这几个晶圆厂没有一个傻的,都先后宣布进军3D闪存的研发生产了。
不过作为我们普通消费者,我们也不傻。我们应当持观望态度,你特么拿TLC来模拟MLC还卖得比MLC贵,那我干脆买MLC好了哇,至少目前市售还有大把的MLC产品,我有什么理由买你?说老黄卖信仰,相比而言,三星更加自负,这特么才叫卖信仰。



里奥
发表于 2015-4-2 12:03:56 | 显示全部楼层
你们觉得TLC坑
那我告诉你,以后是QLC的天下
然后会进步到PLC
大号跳蚤
发表于 2015-4-2 12:13:55 来自手机 | 显示全部楼层
里奥 发表于 2015-4-2 12:03
你们觉得TLC坑
那我告诉你,以后是QLC的天下
然后会进步到PLC

QLC还没有成型产品出现吧?

PLC是5bit一个cell么?

里奥
发表于 2015-4-2 12:29:33 | 显示全部楼层
大号跳蚤 发表于 2015-4-2 12:13
QLC还没有成型产品出现吧?

PLC是5bit一个cell么?

QLC我大Intel已经开始做了,最快今年下半年就出市售版
PLC当然是5bit版。也是理论上最后的了,6bit的不可能做出来
PLC,现在闪迪和东芝正在试验
皮可西
 楼主| 发表于 2015-4-2 12:47:37 | 显示全部楼层
里奥 发表于 2015-4-2 12:03
你们觉得TLC坑
那我告诉你,以后是QLC的天下
然后会进步到PLC

吓得我有买一块超极速SLC的冲动
大号跳蚤
发表于 2015-4-2 12:51:24 | 显示全部楼层
里奥 发表于 2015-4-2 12:29
QLC我大Intel已经开始做了,最快今年下半年就出市售版
PLC当然是5bit版。也是理论上最后的了,6bi ...

这特么才是丧心病狂,这货有什么用 ?

辛亏到PLC打住,不然以后相继有N bit/cell都出来了
皮可西
 楼主| 发表于 2015-4-2 12:54:34 | 显示全部楼层
大号跳蚤 发表于 2015-4-2 12:51
这特么才是丧心病狂,这货有什么用 ?

辛亏到PLC打住,不然以后相继有N bit/cell都出来了

我已经被吓得尿流不止了
里奥
发表于 2015-4-2 12:59:42 | 显示全部楼层
皮可西 发表于 2015-4-2 12:47
吓得我有买一块超极速SLC的冲动

不过是老版本的
您需要登录后才可以回帖 登录 | 快速注册

本版积分规则

手机版|杀毒软件|软件论坛| 卡饭论坛

Copyright © KaFan  KaFan.cn All Rights Reserved.

Powered by Discuz! X3.4( 沪ICP备2020031077号-2 ) GMT+8, 2025-2-3 04:10 , Processed in 0.127330 second(s), 16 queries .

卡饭网所发布的一切软件、样本、工具、文章等仅限用于学习和研究,不得将上述内容用于商业或者其他非法用途,否则产生的一切后果自负,本站信息来自网络,版权争议问题与本站无关,您必须在下载后的24小时之内从您的电脑中彻底删除上述信息,如有问题请通过邮件与我们联系。

快速回复 客服 返回顶部 返回列表